Книга «Курс цифровой электроники. Том 1. Основы цифровой электроники на ИС»

Книга «Курс цифровой электроники. Том 1. Основы цифровой электроники на ИС»

Название: Курс цифровой электроники. Том 1. Основы цифровой электроники на ИС
Автор: Янсен Й.
Издательство: Мир
Год: 1987
Страниц: 334
Качество: Хорошее

Курс создан крупным голландским специалистом в области микросхеметехники.
В томе 1 изложены основы цифровой техники, описана элементная база цифровых интегральных микросхем и даны практические рекомендации по монтажу и наладке цифровых систем.
Для инженеров и специалистов в области электроники и вычислительной техника, а также для аспирантов и студентов соответствующих специальностей.

Книга «Курс цифровой электроники. Том 1. Основы цифровой электроники на ИС»
Книга «Курс цифровой электроники. Том 1. Основы цифровой электроники на ИС»
Книга «Курс цифровой электроники. Том 1. Основы цифровой электроники на ИС»

Содержание
Содержание:

От редакции
Предисловие редактора перевода
Предисловие автора
Глава 1. Введение в дискретную схемотехнику и двоичное исчисление
1.1. Введение
1.2. Элементы цифровых схем и логические функции
1.3. Функции И-НЕ и ИЛИ-НЕ
1.4. Функции запоминания. Методы кодирования (шифрации) информации
1.5. Сложные функции
1.6. Временные характеристики логических операций
1.7. Двоичное исчисление
1.8. Положительные и отрицательные числа
1.9. Сложение и вычитание двоичных чисел
1.10. Умножение двоичных чисел
1.11. Деление двоичных чисел
1.12. Плавающая запятая
1.13. Переполнение
Глава 2. Элементарные логические схемы
2.1. Схема И
2.2. Схема ИЛИ
2.3. Схема НЕ
2.4. Схема И-НЕ
2.5. Схема ИЛИ-НЕ
2.6. Описание функций И-НЕ и ИЛИ-НЕ в символах по спецификации milspec 806B
2.7. Сигналы высокого и низкого уровней в символах по спецификации milspec. Индикатор полярности
2.8. Кружок как символ отрицания
2.9. Логические символы по спецификации МЭК 117-15А 2.10. Обозначение зависимостей
2.11. Блоки управления
2.12. Выходные блоки и основные правила условных графических обозначений
2.13. Составление логических схем в символах спецификации МЭК
2.14. Семантика обозначений
2.15. Булева алгебра в цифровой электронике
2.16. Функции булевой алгебры
2.17. Функция И (конъюнкция)
2.18. Функция ИЛИ (дизъюнкция)
2.19. Функция НЕ или инверсия (отрицание)
2.20. Функция И-НЕ
2.21. Функция ИЛИ-НЕ
2.22. Дополнения
2.23. Постулаты булевой алгебры
2.24. Правила вычислений
2 25. Теорема Де Моргана
2.26. Дизъюнктивная нормальная форма (ДНФ)
2.27. Конъюнктивная нормальная форма (КНФ)
2.28. Карта Карно
2 29. Карта Карно для двух входных переменных
2.30. Комбинации большого числа единиц на одной карте
2.31. Карта Карно с пятью переменными
2.32. Перечень общеупотребительных логических символов
Глава 3. Диаграммы и коды
3.1. Диаграммы Хаффмена и диаграммы состояний
3.2. Блок-схемы
3.3. Тактовые сигналы на временных диаграммах. Квитирование
3.4. Представление информации на временной диаграмме
3.5. Кодирование информации. Коды
3 6. Двоично-десятичные коды
3.7. Код с избытком 3
3.8. Код Грея
3.9. Код «1 из 10»
3.10. Двоично-пятеричный код
3.11. Заполняющий код
3.12 7-сегментный код для цифровой индикации
3.13. Восьмеричный и шестнадцатеричный коды
3.14. Буквенно-цифровые коды
3.15. Избыточные коды
Глава 4 Семейства логических схем
4.1. Транзистор в качестве элемента схемы
4.2. Резисторно-транзисторная логика (РТЛ)
4.3. Диодная логика (ДЛ) и диодно-транзисторная логика (ДТЛ) с дискретными компонентами
4.4. Логические уровни напряжения. Коэффициент разветвления по выходу. Помехоустойчивость
4.5. Высокопомехоустойчивые логические схемы (HiNIL)
4.6. Транзисторно-транзисторная логика (ТТЛ)
4.7. Серия 7400
4.8. Базовая ТТЛ-схема
4.9. Схема И-ИЛИ-НЕ
4.10. Инвертор
4.11. Неиспользуемые входы в схемах И-НЕ и ИЛИ-НЕ
4.12. Короткие замыкания выхода схем относительно земли и положительного напряжения питания
4 13. Напряжение питания
4.14. Заземления и развязки по напряжению питания
4.15. Стандартные ТТЛ-схемы И-НЕ, ИЛИ-НЕ и НЕ
4.16. Трехуровневая логика
4.17. Маломощные ТТЛШ-схемы
4.18. Логические уровни напряжения, входной и выходной токи
4.19. Неиспользуемые входы логических элементов И-НЕ и ИЛИ-НЕ в маломощных ТТЛШ схемах
4.20. Коэффициент разветвления по выходу для маломощных ТТЛШ-схем
4.21. Входные диодные ограничители
4.22. Развязка шины питания
4.23. Семейства 74Н, 74S и 74L
4.24. Новые семейства логических схем в биполярном исполнении
4.25. Совместимость усовершенствованных и маломощных ТТЛШ-семейств с другими ТТЛ-семействами
4.26. Логические схемы на МОП-транзисторах
4.27. КМОП-схемы
4.28. Неиспользуемые входы
4.29. Стандартные схемы И-НЕ и ИЛИ-НЕ в КМОП-логике
4.30. Двунаправленный ключ
4.31. КМОП-серия 4000В и серия 54НС/74НС
4.32. Эмиттерно-связанная логика
4.33. Серия ЭСЛ 10000
4.34. Генераторы и релаксационные устройства
4.35. Несинхронизированный мультивибратор
4.36. Генераторы, управляемые напряжением
4.37. Ждущий мультивибратор
4.38. Одновибраторы в ТТЛ-схемах
4.39. Одновибраторы и мультивибраторы на основе ИС NE555
4.40. Бистабильный мультивибратор (триггер)
4.41. Триггер Шмитта
4.42. Схема И-НЕ с входным триггером Шмитта
4.43. Пробой промежутка база — эмиттер в мультивибраторе на дискретных элементах
4.44. Корпусы ИС
Глава 5. Рекомендации по разработке и монтажу логических схем
5.1 Шины заземления и напряжения питания
5.2. Перекрестные помехи между сигнальными линиями
5.3. Отражение сигналов
5.4 Волновое сопротивление и индуктивность сигнальных линий
5.5. Подавление отражения в цифровых схемах с помощью скрученных пар
5.6. Осцилляции
5.7 Передача сигналов на большие расстояния
5.8. Запуск схем пологими фронтами
5.9. Передача сигналов через разъемы
5.10. Соединение выходов схем с землей и питанием
5.11. Управление КМОП-схемами от низкоомного генератора
5.12. Соединение источников питания
5.13. Открытые входы
5.14. Импульсы помехи
5.15. Монтаж в стойках
5.16. Применение плоского кабеля
5.17. Основные правила разработки и монтажа цифровых схем
Приложение
Предметный указатель